中文   English
首页 > 产品与业务 > IP授权
从1993年Tvia创办以来,一直致力于视频信号处理领域的关键技术的研发。现在这些技术将以IP授权的形式对外提供,下面是部分IP及其描述,若有兴趣或想更进一步了解请联系 iplicensing@tvia.com

AFE (Analog Front End) or ADC
AFE模拟前端拥有5个通道,9-bit精度,最高采样率160MSPS, 通过一体化模拟接口的优化,适用于捕获从个人电脑和工作站输出的RGB图像和视频信号。所含的5个通道的9-bits 160MHz的ADC以内部1.25V为参考电压,另外还含有3个3-bits ADC,PLL,以及可以调节的增益,偏移量和钳位控制电路。

LVDS transmitter
LVDS 发送器 可以将35-bits LVCMOS/LVTTL数据转换成5个通道的LVDS(低压差分信号)数据流。和数据流并行同步传输的还有一个相位所存的传输时钟,它是通过第6个LVDS通道传输。时钟频率最高为85MHz,数据流可含有18/24/30bits的RGB数据,3bits LCD时序和控制信号(HDE,HS,VS)。支持interleave模式传输。

Video DAC
Tvia视频DAC是一个三通道高速数模转换IP。它包含3路8-bits视频数模转换器、一个标准TTL输入接口和高阻抗、模拟输出电流源。

PLL
PLL(锁相环)是一个闭环的频率控制系统,它是基于输入时钟和一个可控的晶振振荡器的反馈时钟之间的相位差来工作的。
主要模块包含鉴频鉴相器(PFD),循环滤波器,压控振荡器(VCO)和计数器。输入频率为5MHz~50MHz,输入出频率可达200MHz。VCO的频率可达800MHz~1.2GHz。

2D Graphic Engine
Tvia 2D 协处理器 是 图像处理器(GPU)的一部分。Tvia的(64-bits引擎)2D 加速器支持8/16bpp ROP2功能,色填充(Color Fill),像素搬移(Pixel Blt), 图案搬移(Pattern Blt), 快速单色搬移(Turbo Mono Blt) 和 透明搬移(transparent Blt) 等功能。

TV Encoder
TV 编码器 IP 集成了一个专用的 flicker-free 技术和一个 NTSC/PAL制式的编码器,可以提供高质量的TV图像。 IP支持输出接口丰富,包含 S-video,Composite(复合视频),SCART RGB,可支持16:9 宽屏电视。被广泛应用于PC-TV系统。

LCD panel pre-processor
自适应背光控制器(BLC)通过控制LCD的背光改变来动态增强对比度。自适应BLC会根据输入源来产生不同的背光增益。
帧频响应加速器(FRA)提供了一种提高液晶屏响应速度的方式,通常也被熟知为过驱动引擎。
FRC (帧率抖动控制)通过控制每帧像素的开关率来使得显示面板能还原出更多更自然的颜色,能适应不同面板接口的要求。同时它能通过特殊的算法避免噪声引起的闪烁。它可以支持10-bits输入,8/6/4 bits输出的格式。

Video processor

DCCE
动态串色消除能滤除复合电视信号Y分量上的高频串色。DCCE模块还能提供Y信号恢复的可选功能。

DCM
DCM(数字颜色管理)模块使用1个内建的3D速查表对输入的YUV信号从新定义。这种重新定义的YUV数据的方法可以用在作为LCD特殊面板的校正,也可以用来做颜色管理。

ACC
自适应对比度控制通过对Y分量信号的处理来自动实现对每一帧图像的对比度的增强。

Motion-adapitve de-interlace
运动自适应de-interlace通过3维空间的4场(2帧)图像数据的处理来实现。它包括电影模式(32下拉和22下拉)检测和自适应,静止模式检测与自适应。以及CUE/ICP的检测与校正。

Sharpness
锐度增强IP模块可以在水平和垂直方向上对视频图像的锐度使用可编程的参数做出调整。

Alpha Blending
Alpha Blending IP模块可以在一个视频画面里混合3层的视频图像。混叠的参数可以根据应用提供可编程的调节。

Color enhancement
颜色增强提供3个主要颜色的增强,肤色校正以及蓝电平扩展等功能。
缩放引擎提供对视频图像的放大或缩小功能,适合输出不同的解析度或到不同尺寸的屏上显示.
通过一个Gamma Correction可编程的LUT(速查表)和自动测量的软件,可以很容易的应用此功能到显示屏驱动的电路里。

Clock processor

Clock recovery
时钟恢复IP使用外部行同步来恢复原始的像素时钟。

DLL
DLL IP 提供4组锁存的时序延迟,可以提供给DDR memory 做时钟同步。

Phase adjustment
PA(相位调整)是一个延时可调节的电路。它可以提供一个5-bits的寄存器来实现调节。

Duty Cycle Correction
占空比校正IP能修复输入的时钟占空比到50%±2%。